Taguchi Method for p-MOS threshold voltage optimization with a gate length of 22nm
Link to publisher's homepage at http://ijneam.unimap.edu.my/
保存先:
主要な著者: | A. H. Afifah Maheran, Izwanizam, Yahaya, F. Salehuddin, K. E. Kaharudin |
---|---|
その他の著者: | afifah@utem.edu.my |
フォーマット: | 論文 |
言語: | English |
出版事項: |
Universiti Malaysia Perlis (UniMAP)
2023
|
主題: | |
オンライン・アクセス: | http://dspace.unimap.edu.my:80/xmlui/handle/123456789/78125 |
タグ: |
タグ追加
タグなし, このレコードへの初めてのタグを付けませんか!
|
類似資料
-
Design and electrical simulation of a 22nm MOSFET with graphene bilayer channel using Double High-ĸ Metal Gate
著者:: A. H. Afifah Maheran, 等
出版事項: (2022) -
Taguchi method for p-MOS threshold voltage optimization with a gate length of 22NM
著者:: Abdul Hamid, Afifah Maheran, 等
出版事項: (2023) -
Optimization of HALO structure effects in 45nm p-type MOSFETs device using taguchi method
著者:: Salehuddin F., 等
出版事項: (2023) -
Design and optimization of 22 nm gate length high-k/metal gate NMOS transistor
著者:: Afifah Maheran A.H., 等
出版事項: (2023) -
Virtual fabrication of 14nm gate length n-Type double gate MOSFET
著者:: Afifah Maheran A. H, 等
出版事項: (2023)